• Votre sélection est vide.

    Enregistrez les diplômes, parcours ou enseignements de votre choix.

  • Se connecter
  • Accueil
  • page://11285f75-54cc-4102-adfc-bba834e8dd7bLINK
    Offre de formation
  • odfLevel1://FI?rootId=page://11285f75-54cc-4102-adfc-bba834e8dd7bCONTAINER
    Formation d'ingénieur classique
  • program://_root?rootId=page://11285f75-54cc-4102-adfc-bba834e8dd7b&programId=programContent://5763f944-f35e-4cd9-9a19-c2c65db6fd8dCONTAINER
    Ingénieur diplômé spécialité électronique et systèmes numériques
  • course://ingenieur-diplome-specialite-electronique-et-systemes-numeriques-LMHFTD6T?rootId=page://11285f75-54cc-4102-adfc-bba834e8dd7b&courseId=courseContent://700efee7-2790-4ac2-8e53-9cab7cab75e6&programId=programContent://5763f944-f35e-4cd9-9a19-c2c65db6fd8dCONTAINER
    SPECIALITE OBJETS CONNECTES
  • course://ingenieur-diplome-specialite-electronique-et-systemes-numeriques-LMHFTD6T/specialite-objets-connectes-LOCVLDUT?rootId=page://11285f75-54cc-4102-adfc-bba834e8dd7b&courseId=courseContent://647ad76b-547a-416b-a9a1-ab15028093ac&programId=programContent://5763f944-f35e-4cd9-9a19-c2c65db6fd8dCONTAINER
    UE3 Cibles matérielle pour l'IoT
  • Architectures reconfigurables

Architectures reconfigurables

  • Niveau d'étude

    BAC +4

  • Composante

    Polytech Dijon (Ex-ESIREM)

Description

L'objectif principal de ce module est de fournir une méthodologie permettant la mise en œuvre d’architectures reconfigurables de type FPGA. Il s’agira de modéliser, valider et implanter le comportement et l’architecture d’accélérateurs matériels. Les étudiants mettront en pratique :

  • La définition et l’implantation la description d’opérateurs génériques,
  • La définition et la mise en œuvre de machine à états,
  • La description, la validation comportementale et back-annotated de traitements simples
  • La configuration et le débogage de cibles FPGA de type FPGA ARTIX 7.
Lire plus

Objectifs

Les acquis d’apprentissage visés sont :

  • L’évolution et la structure des architectures reconfigurables,
  • Maîtrise des bases du langage de description matériel VHDL
  • La modélisation et la simulation (à différents niveaux de réalisme) d’un système global,
  • Les outils actuels nécessaires à l’implantation et aux tests de telles architectures.

 

Concernant les modalités d’évaluation, ils prendront deux formes : une épreuve portant sur la maîtrise de la conception d’architectures décrites en VHDL ainsi que la validation de fonctionnalités évoluant en parallèle sur des cibles de type FPGA ; une épreuve du travail pratique réalisée tout au long du mini-projet réalisé au cours des séances de TP visant à la conception et la mise en œuvre d’un traitement de données régulier et d’interfaces de communication sur une cible de type FPGA.

Lire plus

Heures d'enseignement

  • CMCours Magistral10,5h
  • TDTravaux Dirigés10,5h
  • TPTravaux Pratiques20h

Pré-requis obligatoires

  • Systèmes combinatoires et séquentiels
  • Représentation des formats numériques (codes pondérés, format à virgule fixe/flottant, …)

Architectures matérielles classiques et unités de traitements

Lire plus

Modalités de contrôle des connaissances

Session 1 ou session unique - Contrôle des connaissances

Nature de l'enseignementModalitéNatureDurée (min.)NombreCoefficientRemarques
Cours MagistralCC (contrôle continu)Ecrit sur table
Travaux PratiquesCC (contrôle continu)Evaluation des pratiques techniques

Session 2 - Contrôle des connaissances

Nature de l'enseignementModalitéNatureDurée (min.)NombreCoefficientRemarques
Cours MagistralCC (contrôle continu) 2nde chanceEcrit sur table
Travaux PratiquesCC (contrôle continu) 2nde chanceEvaluation des pratiques techniques